您好,欢迎来到欧得旅游网。
搜索
您的当前位置:首页一种时钟信号脉冲丢失检测电路[发明专利]

一种时钟信号脉冲丢失检测电路[发明专利]

来源:欧得旅游网
[19]中华人民共和国国家知识产权局

[12]发明专利申请公开说明书

[21]申请号99127039.8

[51]Int.CI7

G06M 3/12

[43]公开日2001年7月4日[22]申请日99.12.29

[21]申请号99127039.8

[11]公开号CN 1302047A

[74]专利代理机构上海专利商标事务所

代理人章蔚强

[71]申请人上海贝尔有限公司

地址201206上海市浦东金桥宁桥路388-3号[72]发明人杨海艳 潘炳松 张文 尹朝晖

权利要求书 1 页 说明书 2 页 附图 1 页

[]发明名称

一种时钟信号脉冲丢失检测电路

[57]摘要

一种时钟信号脉冲丢失检测电路,它包括:第一、第二、第三触发器,一与门,第一、第二反相器,一置入计数器和一比较器,第一触发器、第一反相器和置入计数器接收外部的被检测时钟信号输入,第二触发器接收外部的计数时钟信号输入,然后第一、第二触发器分别与与门和第二反相器相连,与门分别与第二反相器和置入计数器相连,置入计数器还从外部接收使能信号,并和比较器相连,第三触发器与比较器和第一反相器相连,并输出报警信号。

99127039.8

权 利 要 求 书

第1/1页

1.一种时钟信号脉冲丢失检测电路,其特征在于,它包括:第一触发器、第二触发器、第三触发器、第一反相器、第二反相器、一与门、一置入计数器和一比较器,其中,第一触发器、第一反相器和置入计数器接收外部的被检测时钟信号输入,第二触发器接收外部的计数时钟信号输入,然后第一触发器和第二触发器的输出端分别与所述与门的输入端相连,与门的输出端分别与所述第二反相器和置入计数器的输入端相连,第二反相器的输出端与第一、第二触发器的输入端相连,所述的置入计数器还从外部接收使能信号,其输出端和所述比较器的输入端相连,所述比较器的输出端与所述的第三触发器的输入端相连,所述第一反相器输出端与第三触发器的输入端相连,所述的第三触发器输出报警信号。

2

99127039.8

说 明 书

一种时钟信号脉冲丢失检测电路

第1/2页

本发明涉及一种时钟信号脉冲丢失检测电路。

在通信系统中对时钟信号有严格的要求,不允许时钟信号出现连续丢失脉冲现象。当通信系统检测到这种现象时,就应该作出相应的处理。目前经常使用单稳态触发器对连续时钟信号进行脉冲丢失检测,时钟信号连续时,单稳态触发器一直被触发,保持在高电平,一旦时钟信号连续几个脉冲丢失,单稳态触发器就产生报警信号。如果一个通信系统需要对多个时钟信号进行脉冲丢失检测,那么就需要多个单稳态触发器,这将消耗很多电路资源,同时由于可以检测的连续丢失脉冲个数是由外接元器件参数设置的,因此此参数调整起来不方便。

本发明的目的就是提供一种简单有效的、便于集成的时钟信号脉冲丢失检测电路。

为了实现上述的发明目的,一种时钟信号脉冲丢失检测电路,它包括:第一触发器、第二触发器、第三触发器、第一反相器、第二反相器、一与门、一置入计数器和一比较器,其中,第一触发器、第一反相器和置入计数器接收外部的被检测时钟信号输入,第二触发器接收外部的计数时钟信号输入,然后第一触发器和第二触发器的输出端分别与所述与门的输入端相连,与门的输出端分别与所述第二反相器和置入计数器的输入端相连,第二反相器的输出端与第一、第二触发器的输入端相连,所述的置入计数器还从外部接收使能信号,其输出端和所述比较器的输入端相连,所述比较器的输出端与所述的第三触发器的输入端相连,所述第一反相器输出端与第三触发器的输入端相连,所述的第三触发器输出报警信号。 由于采用了上述的技术解决方案,可对一个时钟信号产生报警,多个时钟信号脉冲丢失检测电路就可对多个时钟信号产生报警,而该多个时钟信号脉冲丢失检测电路可集成在一片可编程逻辑器件中实现,这样就可以用一个芯片对多个时钟信号进行脉冲丢失检测,不但节省了电路资源,还提高了可靠性。另外可以检测的连续丢失的脉冲个数在时钟信号脉冲丢失检测电路中可以随意设置,而且该电路可以很方便地下载到可编程逻辑器件里,因此可以很方便地调整要求的参数。 下面结合附图及实施例对本发明作进一步的说明。

3

99127039.8说 明 书 第2/2页

图1为本发明时钟信号脉冲丢失检测电路的原理图。

如图1所示,一种时钟信号脉冲丢失检测电路,它包括:第一触发器11、第二触发器12、第三触发器13,一与门2,第一反相器31、第二反相器32,一置入计数器4和一比较器5。其中,第一触发器11、第一反相器31和置入计数器4接收外部的被检测时钟信号S,第二触发器12接收外部的计数时钟信号R,然后第一触发器11和第二触发器12的输出端分别与所述的与门2的输入端相连,与门2的输出端分别与所述的第二反相器32和置入计数器4的输入端相连,第二反相器32的输出端与第一触发器11、第二触发器12的输入端相连,所述的置入计数器4还从外部接收使能信号EN,其输出端和所述的比较器5的输入端相连,比较器5的输出端与所述的第三触发器13的输入端相连,所述的第一反相器31的输出端与第三触发器13的输入端相连,所述的第三触发器13输出报警信号Ala。 上述的电路的工作过程原理为:图1中R信号为一可靠的外部计数时钟信号,S信号为输入的被检测时钟信号,EN信号为脉冲丢失检测电路的使能信号,Ala信号为输出的报警信号。计数时钟信号R的频率必须高于被检测时钟信号S。当使能信号EN有效时,置入计数器4开始计数。从图1中可以看出,第二触发器12在计数时钟信号R的触发下,输出高电平,即D点为“1”,这时A点为“0”,置入计数器4进行加计数,当被检测时钟信号S上升沿出现时,第一触发器11输出也变为高电平,即C点变为“1”,此时A点由“0”变为“1”,置入计数器4立刻置入预先设定的值Con0,随后B点变为“0”,第一、第二触发器11、12被清零,C、D点变为“0”,A点也变为“0”,置入计数器4又从Con0开始加计数。比较器5将置入计数器4的计数值V和预先设定的数值Con1相比较,如果V等于Con1,就产生比较信号P。当被检测时钟信号S正常时,置入计数器4反复由Con0开始计数,计数值V始终小于Con1,所以不会产生比较信号P。在被检测时钟信号S丢失脉冲信号期间,A点一直为0”,置入计数器4持续加计数,当计数值V等于Con1时,就会产生比较信号P,从而产生报警。在比较器5比较V和Con1的过程中,很可能发生竞争-冒险现象,从而产生误报警,为此在电路中又设计了一同步环节,利用一与比较器5相连的第三触发器13来消除这种竞争-冒险现象,输出真正的报警信号Alm。从以上描述可以看出,改变设定参数Con0和Con1可以很方便地改变可检测的连续丢失脉冲个数。

4

99127039.8

说 明 书 附 图

图1

5

第1/1页

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- ovod.cn 版权所有 湘ICP备2023023988号-4

违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务